Página 1 dos resultados de 611 itens digitais encontrados em 0.002 segundos

Circuitos Integrados: Protecção Jurídica das Topografias de Produtos Semicondutores

Pereira, Alexandre Libório Dias
Fonte: Almedina Publicador: Almedina
Tipo: Artigo de Revista Científica
POR
Relevância na Pesquisa
66.7%
§ 1. Introdução ao Problema da Protecção Jurídica das Topografias de Produtos Semicondutores. 1. Valor Económico-Tecnológico dos Circuitos Integrados. 2. Balanço de Interesses. § 2. Solução Jurídico-Legislativa: A Nova Propriedade Intelectual. 1. Patentes, Modelos, Direitos de Autor e Direitos Sui Generis. 2. US Semiconductor Chip Protection Act (1984). 3. Directiva Topografias de Produtos Semicondutores (1987), Tratado de Washington (1989), Acordo ADPIC (1994). 4. A Situação Portuguesa: A Lei n.° 16/89, de 30 de Junho, e o “Novo” Código da Propriedade Industrial (1995). 5. O Projecto de Alteração do Código da Propriedade Industrial. § 3. Análise Comparativa da Directiva Comunitária, da Lei Portuguesa e do Direito Internacional. 1. Harmonização Intermédia de Princípios Básicos. 2. Sequência. 3. Objecto de Protecção. 4. Requisitos de Protecção: Originalidade e Depósito. 5. Taxas. 6. Conteúdo dos Direitos Exclusivos. 7. Duração ou Prazo de Protecção. 8. Beneficiários. 9. Protecção Internacional. 10. Exibição de identificação: T. 11. Manutenção de outras disposições legais. § 4. Conclusão.; Integrated Circuits: The Legal Protection of Topographies of Semiconductor Products. The legal protection of topographies of semiconductor products (integrated circuits) was a controversial issue in terms of framing in an adequate intellectual property right...

Proposta de máquinas de ensino-aprendizagem para transposição didática em projetos de circuitos integrados CMOS.; Proposal of teaching-learning machines for didactical transposition to CMOS IC design.

Rosa, Carlos Alberto
Fonte: Biblioteca Digitais de Teses e Dissertações da USP Publicador: Biblioteca Digitais de Teses e Dissertações da USP
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em 23/10/2008 PT
Relevância na Pesquisa
66.7%
Esse trabalho apresenta uma proposta na área de Educação em Microeletrônica que visa enriquecer práticas de ensino adotadas na área de projetos de circuitos integrados através do uso de máquinas de ensino-aprendizagem (TLM Teaching-Learning Machine) em aulas de laboratórios como instrumentos auxiliares e complementares ao ensino teórico. As TLMs propostas permitem a verificação experimental de conceitos fundamentais em VLSI Design, tais como: polarização de transistores NMOS e PMOS, inversores CMOS, curvas de transferência do inversor CMOS, implementação de diversas portas lógicas CMOS estática e dinâmica usando transistores de passagem ou portas de transmissão (NAND, NOR, AND, OR, XOR, XNOR, MUX, DECODER, Half ADDERs e Full ADDERs), Latches, Flip-flops e células de memória (RAM e ROM). A metodologia usada foi baseada em pesquisa bibliográfica, observações em sala de aula, participação em projetos didáticos, entrevistas com alunos e professores de microeletrônica. As TLMs foram construídas na forma de painéis de papelão de 100 cm x 70 cm com eletrônica embarcada ou conjuntos de módulos de circuito impresso com tamanhos A4 até A10, interligados entre si por meio de conectores, cabos elétricos padronizados e acondicionados em caixas flexíveis de borracha sintética. Considerou-se o uso combinado desses materiais com diferentes técnicas de montagens eletrônicas. No leiaute das TLMs foram considerados aspectos da interação homem-máquina (HMI) e projetos de interações por PREECE (2002)...

Plataforma de co-emulação de falhas em circuitos integrados.; Fault co-emulation platform in integrated circuits.

Corso Sarmiento, Jorge Arturo
Fonte: Biblioteca Digitais de Teses e Dissertações da USP Publicador: Biblioteca Digitais de Teses e Dissertações da USP
Tipo: Tese de Doutorado Formato: application/pdf
Publicado em 28/01/2011 PT
Relevância na Pesquisa
66.84%
Este trabalho apresenta uma plataforma e uma técnica para o melhoramento da eficiência da graduação de falhas stuck-at de padrões de teste através do uso de co-emulação de hardware. Os fabricantes de Circuitos Integrados continuamente buscam novas formas de testar seus dispositivos com o intuito de distribuir peças sem defeitos aos seus clientes. Scan é uma técnica bem conhecida que consegue alta cobertura de falhas com eficiência. As demandas por novos recursos motivam a criação de sistemas complexos que fazem uso de uma mistura de blocos analógicos e digitais com uma interface de comunicação, difícil de ser coberta pelos padrões de scan. Adicionalmente, a lógica que configura o chip para cada um dos diferentes modos de operação, algumas interfaces com circuitos de teste de memória (BIST), divisores ou geradores de clocks assíncronos, entre outros, são exemplos de circuitos que se encontram bloqueados em scan ou possuem poucos pontos de observação/controle. Este trabalho descreve uma plataforma baseada em FPGA que usa modelos heterogêneos para co-emular blocos digitais, analógicos e de memória para a graduação de padrões em sistemas complexos. Adicionalmente introduziu-se quatro tipos de modelos que podem ser usados no FPGA...

Uma Técnica de depuração e teste de circuitos integrados usando um microscópio eletrônico

Orellana Hurtado, Carlos Jesus
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Dissertação Formato: application/pdf
POR
Relevância na Pesquisa
66.96%
O trabalho tem por objetivo mostrar uma técnica de depuração de circuitos integrados VLSI, utilizando um microscópio eletrônico de varredura (MEV) aliado ao fenômeno de contraste por tensão. São abordadas a descrição da ferramenta, técnicas de observação e depuração dos circuitos, bem como, são sugeridas estratégias de concepção visando facilitar a depuração dos circuitos. Embora tenham sido utilizados circuitos NMOS para realizar as experiências, a técnica é aplicável a circuitos MOS em geral. Resultados experimentais, utilizando circuitos projetados no PGCC, são apresentados.

Cipredi : contribuição inicial para um método de concepção de circuitos integrados pré-difundidos

Calazans, Ney Laert Vilar
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Dissertação Formato: application/pdf
POR
Relevância na Pesquisa
66.87%
Este trabalho constitui a contribuição inicial para o desenvolvimento de um método de concepção de circuitos integrados pré-difundidos, também denominados "gate arrays", no âmbito do CPGCC/UFRGS. Uma nova taxonomia para o estado da arte dos circuitos integrados é proposta, visando situar o escopo do método. Após a elaboração de um breve histórico dos circuitos pré-difundidos, desenvolve-se um estudo genérico sobre métodos de projeto e elabora-se uma proposta de método para este estilo de concepção. Ferramentas implementadas e atividades de suporte à concepção são descritas, bem coma as diretivas para a evolução futura do método.; This work constitutes a first contribution to the development of a design methodology for gate array Integrated circuits in the CPGCC/UFRGS. A novel taxonomy of the state of the art on integrated circuits is proposed, aiming the definition of the scope of the work. After a brief review of gate array evolution, a general approach of design methods is developed, together with the proposal of a specific design method adequate for this design style. The tools implemented, as well as the elaborated design support activities are described. Finally, further directions for the evolution of the design method are presented.

Estudo e implementação de lógica adiabática para circuitos integrados com baixo consumo; Study and implementation of adiabatic logic for low-power integrated circuits

Machado, Lucas
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Trabalho de Conclusão de Curso Formato: application/pdf
POR
Relevância na Pesquisa
67.05%
Este trabalho está inserido no ramo de microeletrônica, mais especificamente em circuitos integrados de baixo consumo. Trata-se de um campo importante visando diminuir o consumo de energia mundial, possibilitar a utilização de equipamentos com fonte de baterias por mais tempo e diminuir o custo de resfriamento de circuitos, além do consumo de energia do circuito propriamente dito. Existem diversos tipos de lógica que implementam circuitos integrados, sendo a lógica CMOS a mais utilizada por sua robustez, desempenho e eficiência. O tema do trabalho é a lógica adiabática, que tenta reaproveitar a energia descarregada do circuito, diminuindo o consumo. Há outras formas de conseguir diminuir o consumo do circuito como diminuir a tensão de alimentação, mas isso leva a diminuição de desempenho. Foram desenvolvidas nas últimas décadas diversas formas de implementação da lógica adiabática, criando-se várias famílias dessa lógica. Juntamente com essas famílias foram implementados circuitos de maior complexidade para comparação de consumo, sempre com vantagens em relação ao CMOS na tecnologia da época. Este trabalho está inserido no ramo de microeletrônica, mais especificamente em circuitos integrados de baixo consumo. Trata-se de um campo importante visando diminuir o consumo de energia mundial...

Avaliação de desempenho de partes de controle de circuitos integrados

Hubscher, Pedro Inacio
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Dissertação Formato: application/pdf
POR
Relevância na Pesquisa
66.84%
Este trabalho objetiva o estudo da avaliação de desempenho de partes de controle de circuitos integrados, em relação ao consumo de área em silício e atraso de propagação de sinais. Para a implementação são adotados dois diferentes estilos de leiaute (PLA e gate matrix). Para ambos os casos foi utilizado um conjunto único de regras de projeto. A análise dos circuitos visando implementação com PLA 6 é feita com base em estimativas de área e atraso deste, sendo definidas as suas células básicas. Para gate matrix, é feita a síntese de leiaute com um gerador automático de leiaute para circuitos em lógica aleatória e o atraso é estimado por modelo simplificado. A avaliação elétrica para calcular o atraso dos sinais é baseada em modelos simplificados de timing, previamente estudados, que levam em conta elementos parasitas das redes de transistores. São analisadas partes de controle de sistemas reais e máquinas de estados finitos hipotéticas. O trabalho visa propor a melhor estratégia de implementação, através da previsão do desempenho dos circuitos, em função do tamanho e complexidade (em número de portas e sinais de interface) do circuito.; The subject of this work is the performance analysis of control parts of integrated circuits...

Posicionamento de circuitos integrados : estudo e implementação de técnicas de aprimoramento; Integrated circuits placement: study and implementation of improvement technics

Cavalheiro, Lucas Diogo
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Trabalho de Conclusão de Curso Formato: application/pdf
POR
Relevância na Pesquisa
66.83%
Neste trabalho, será tratado o problema de posicionamento de circuitos integrados. Desenvolveu-se um estudo dos diferentes algoritmos utilizados na resolução da questão e se implementou algumas soluções visando melhorar os resultados de posicionamento. Além disso, procurou-se avaliar e investigar o reflexo das soluções propostas por diferentes métricas, abordando diversos conceitos de posicionamento de circuitos integrados relevantes atualmente. Através das alterações propostas e executadas, foi possível obter um posicionamento 4 vezes mais rápido na média, com resultado em termos de comprimento de fio estimado 4% pior. Isto foi alcançado através do uso de processamento paralelo por meio da utilização da biblioteca OpenMP. Também foi possível obter ganhos em tempo de execução através de técnicas de redução do tamanho do problema, sem, contudo, prejuízo em termos de comprimento de fio estimado. Inclusive, o algoritmo proposto se mostrou bastante eficiente na resolução de problemas de congestionamento.; In this work, we treated the problem of placement of integrated circuits. A study of di erent algorithms used in the resolution of the issue has been developed and a few solutions were implemented to improve the results of placement. In addition...

Exploração de reordenamento de ROBDDs no mapeamento tecnológico de circuitos integrados; Exploration of ROBDD reordering on technology mapping for integrated circuits

Cardoso, Tiago Muller Gil
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Dissertação Formato: application/pdf
POR
Relevância na Pesquisa
66.81%
Os ROBDDs são estruturas utilizadas com sucesso em ferramentas de CAD para microeletrônica. Estas estruturas permitem a representação canônica de funções booleanas ao se estabelecer um ordenamento fixo de variáveis. No contexto de um gerador automático de células lógicas para circuitos integrados, os ROBDDs podem servir de base para a derivação de redes de transistores cujo comportamento elétrico equivale ao comportamento lógico de uma função booleana desejada. Nas redes de transistores derivadas de ROBDDs, o posicionamento relativo dos transistores é determinado pelo ordenamento de variáveis. O efeito do reordenamento de transistores já foi estudado na década de noventa e sabe-se de sua influência sobre características de área, atraso e potência de um circuito digital. Entretanto, estes estudos limitam-se à topologia CMOS complementar série/paralelo, que é a topologia de redes de transistores mais comum. Neste trabalho, explora-se o efeito do reordenamento de variáveis nas características de área e atraso de circuitos mapeados com seis famílias lógicas diferentes, cujas células constituem redes de transistores derivadas de ROBDDs. Em geral, os resultados dos experimentos indicam que, para estas famílias lógicas...

Estruturas eletricas para avaliação de parametros litograficos em um processo defabricação de circuitos integrados

Aristides Pavani Filho
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em 10/08/1990 PT
Relevância na Pesquisa
66.95%
Neste trabalho apresentamos um conjunto de estruturas elétricas de teste para avaliação de parâmetros litográficos para serem empregadas na avaliação de um processo industrial de fabricação de circuitos integrados. Três foram os parâmetros investigados. A largura de linha, O overlay e a densidade de defeitos. Os circuitos de teste foram produzidos em um fabricante de circuitos integrados no exterior como parte do Projeto Multiusuário PMUCMOS 4. coordenado pelo Centro Tecno1ógico para a Informática. Foram fabricados 50 circuitos de teste composto por 9 estruturas de teste, distribuídos em duas colunas de 26 circuitos, dos quais foram avaliados 20 circuitos por coluna. Os resultados obtidos nos permitiram: 1) Avaliar a precisão do método de medidas de parâmetros litografia através de estruturas elétricas de teste; 2) Avaliar a efetividade das estruturas propostas em revelar através dos parâmetros básicos de litografia, as estratégias empregadas pelo fabricante e os parâmetros do processo litográfico; Not informed

Desenvolvimento de tecnologia de dispositivos chaves MEMS - MicroelectromechanicalSystems - para RF - Radio Frequencia - e novas topologias para circuitos integrados CMOS de RF em sub-sistemas de entrada de radio receptores; Development of MEMS switch device technology MEMS - MicroelectromechanicalSystems - for RF - radio frequency - and new topologies of RF CMOS integrated circuits for radio receivers input sub-systems

Andre Tavora de Albuquerque Silva
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Tese de Doutorado Formato: application/pdf
Publicado em 29/02/2008 PT
Relevância na Pesquisa
66.95%
Este trabalho apresenta dois tópicos de pesquisa, o primeiro é referente ao projeto e desenvolvimento da tecnologia de fabricação de Chaves MEMS (Micro Electro Mechanical System) de RF e o segundo é o projeto de circuitos integrados. No que se refere a chaves MEMS, descreve-se o processo e a metodologia para projeto de Chaves MEMS paralela sobre linha de transmissão coplanar (CPW). A estrutura é composta de uma ponte metálica suspensa em ambos os lados por dois postes metálicos conectados ao plano de terra. As chaves são projetadas para uma baixa tensão de ativação (16 V) e com larga banda de operação em freqüência (400 MHz ? 4GHz) possibilitando seu uso na maioria dos padrões de sistemas de comunicação. Também é descrita a metodologia do projeto auxiliado por simulações eletromecânicas e eletromagnéticas e finalmente é apresentada a caracterização de 4 chaves construídas. Após extensa pesquisa na literatura técnico-científica, foi identificado que este é o primeiro trabalho no Brasil dedicado ao desenvolvimento de tecnologia de fabricação de chaves MEMS. Os projetos de circuitos integrados foram realizados em tecnologia CMOS 0,35 ?m e incluem: multiplicador de tensão e oscilador em anel, chaveador SPDT (Single Pole Double Through)...

Um sistema de modelagem automatica de circuitos integrados digitais MOS

Armando Gomes da Silva Junior
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em /11/1980 PT
Relevância na Pesquisa
66.97%
Dada a viabilidade do projeto automático de circuitos integrados digitais dedicados, foi desenvolvido no Laboratório de Eletrônica e Dispositivos (LED) o SPA-D Sistema de Projeto Automático de Circuitos Integrados Digitais. Tal sistema caracteriza-se pelo emprego de urna coleção de padrões básicos, denominados microblocos, para a geração de um layout regular para o circuito integrado. Neste trabalho, apresenta-se o desenvolvimento de um sistema de modelagem automática de circuitos integrados digitais MOS, integrado ao SPA-D. Os parâmetros elétricos associados ao processo de confecção são calculados através do programa CAPETA, que utiliza os dados decorrentes da simulação do processo ou dados estatísticos sobre o mesmo. Com os parâmetros elétricos decorrentes do estado termodinâmico do processo de fabricação, das dimensões das máscaras dos microblocos, dos grafos dos circuitos equivalentes e dos algoritmos de dimensionamento dos modelos dos microblocos, obtém-se automaticamente, via computador, o circuito elétrico equivalente dos microblocos através do programa AUTOMOS. A descrição do circuito equivalente é armazenada no formato sintático adequado para a interpretação pelo simulador elétrico, que irá verificar o comportamento elétrico estático e transiente do circuito construído. Um exemplo de aplicação em urna tecnologia PMOS de porta metálica é apresentado...

Gerador automatico de mascaras de processo para confecção de circuitos integrados : sistema de posicionamento digital

Manoel Francisco de Sousa
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em 01/12/1981 PT
Relevância na Pesquisa
66.7%
A litografia faz parte do conjunto de técnicas que concorrem para a fabricação de circuitos integrados em microeletrônica. Dentro do campo da litografia, a chamada litografia óptica é a técnica melhor estabelecida e a mais difundida. Seu uso implica na utilização de máscaras durante o processo de fotogravação. Essas máscaras podem ser obtidas a partir de reduções fotográficas de artes finais confeccionadas em "Rubylith" ou fotolito contendo a representação ampliada (100 a 200 vezes) das configurações desejadas. Neste trabalho é descrita a implantação de um sistema automático de desenho (SAD) para ser utilizado na geração dessas artes finais, tanto em "Rubylith" como em fotolito. O SAD é apresentado contendo três elementos: o de "hardware", o de "software" e o de óptica. O Elemento de "Hardware" além do controle elétrico engloba as partes mecânicas dos equipamentos, que compõem o SAD: coordenatógrafo com motivos de passo, adaptador de ferramenta de corte ou desenho ao coordenatógrafo, console, bastidor e leitora de fita de papel. O Elemento de "Software" engloba as sequências de instruções reconhecíveis pelo Elemento de Hardware" para gerar os desenhos desejados (PROGRAMAS DE DESENHO) e os programas (PROGRAMAS DE INTERFACE) que servem como meio de tradução dos dados de artes finais gerados por computador para a forma de PROGRAMAS DE DESENHO. O Elemento de óptica engloba ...

Simulação analogica de linhas de transmissão utilizando-se circuitos integrados

Carla de Freitas Galan
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em 08/04/1994 PT
Relevância na Pesquisa
66.7%
Este trabalho tem por objetivo o desenvolvimento de uma ferramenta didática, baseada em circuitos integrados para a simulação analógica de linhas de transmissão. Os resultados obtidos proporcionam uma análise quantitativa das tensões e correntes presentes ao longo de uma linha de transmissão. Realizar uma Simulação Analógica de uma Linha de Transmissão requer a escolha do modelo para representá-la e dispor dos parâmetros estimados da mesma. Neste sentido, foi feito um estudo das Linhas de Transmissão com a finalidade de determinar o modelo a ser implementado. Assim como, realizou-se um estudo das configurações possíveis de serem obtidas através de Amplificadores Operacionais. Na implementação foram consideradas as relações entre as equações dos parâmetros da linha s das aplicações com operacionais, fazendo-se uma analogia, bem como, uma equivalência das grandezas envolvidas na Linha de Transmissão e no hardware desenvolvido. Para implementar o circuito proposto, utilizou-se como exemplo três linhas reais, do sistema ANDE/ITAIPU, sendo uma curta, uma média e uma longa. Os resultados foram verificados através de cálculos analógicos e simulações no software SPICE íd2, tanto das linhas reais como do circuito projetado. Tais resultados mostraram-se adequados aos propósitos iniciais deste presente trabalho; The main goal of this work was the development of a didatic tool...

Caracterização elétrica de dispositivos e circuitos integrados

Guimarães, Hélder Henrique
Fonte: Universidade de Brasília Publicador: Universidade de Brasília
Tipo: Dissertação
PT_BR
Relevância na Pesquisa
66.83%
Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2008.; Neste trabalho foi desenvolvido e implementado um modelo de estrutura para caracterização e teste de dispositivos eletrônicos e circuitos integrados. Este modelo é capaz de validar uma grande variedade de dispositivos e circuitos integrados, inclusive protótipos de SoC (System on Chip). O modelo inclui bancadas de testes, instrumentação, procedimentos e automação de processos com a criação de programas usando LabVIEW R e GPIB. _________________________________________________________________________________________ ABSTRACT; In this work, a structure for characterization and test of electronic devices and integrated circuits was developed and implemented. That structure was used to validate a large variety of devices and integrated circuits, including SoC (System on Chip) prototypes. The structure includes test benches, instrumentation, and automated measurement procedures, based upon GPIB bus with software applications developed with the LabVIEW platform.

Plataforma para injeção de ruído eletromagnético conduzido em circuitos integrados

Prestes, Darcio Pinto
Fonte: Pontifícia Universidade Católica do Rio Grande do Sul; Porto Alegre Publicador: Pontifícia Universidade Católica do Rio Grande do Sul; Porto Alegre
Tipo: Dissertação de Mestrado
PORTUGUêS
Relevância na Pesquisa
66.95%
O crescente número de sistemas computacionais embarcados nos mais diversos segmentos de nossa sociedade, desde simples bens de consumo até aplicações críticas, intensificou o desenvolvimento de novas metodologias de teste, de técnicas de tolerância a falhas, bem como de novos paradigmas de implementação, capazes de garantirem a confiabilidade e a robustez desejada para os mesmos. Assim, características como confiabilidade e robustez de circuitos integrados e sistemas representam dois dos mais importantes desafios no projeto dos mesmos. Sistemas computacionais embarcados encontram-se inseridos em ambientes cada vez mais hostis devido a diferentes tipos de interferência gerados pelas mais variadas fontes. Neste contexto, a interferência eletromagnética (Electromagnetic Interference - EMI) representa um dos mais críticos problemas no que diz respeito a confiabilidade e robustez em circuitos integrados e sistemas, podendo comprometer ou degradar o funcionamento dos mesmos. Assim, para eliminar ou reduzir esses efeitos à níveis aceitáveis, é necessário introduzir o uso de técnicas de projeto visando à compatibilidade eletromagnética (Electromagnetic Compatibility - EMC). Este trabalho propõe uma nova plataforma de injeção de falhas baseada em hardware...

Ferramenta automatica de posicionamento de celulas para projeto de circuitos integrados

Eduardo Manoel Araujo
Fonte: Biblioteca Digital da Unicamp Publicador: Biblioteca Digital da Unicamp
Tipo: Dissertação de Mestrado Formato: application/pdf
Publicado em 18/12/1987 PT
Relevância na Pesquisa
66.83%
Devido acrescente complexidade no processo de projeto de circuitos integrados existe urna tendência natural de automatização deste processo. Uma das fases do processo de projeto de circuitos integrados é o seu traçado, que consiste no posicionamento das subcélulas que compõem o circuito e posterior roteamento das inteligações entre estas subcélulas. Na etapa de posicionamento é alocado um espaço no plano de posicionamento para cada urna destas subcélulas. Na fase de roteamento é estabelecido um caminho e alocado um espaço para as interligações através dos canais (áreas não ocupadas pelas subcélulas). O posicionamento das subcélulas pode ser realizado de forma absoluta ou relativa. No posicionamento absoluto os canais tem dimensões fixas. Se na fase de roteamento a largura de algum dos canais foi insuficiente para permitir a alocação do espaço para as interligações, então o posicionamento deve ser refeito prevendo o alargamento dos canais.No posicionamento relativo existe a flexibilidade de ajuste da largura dos canais durante o roteamento, urna vez que só são definidas relações de adjacencia entre as subcélulas. A ferramenta de posicionamento automático aqui descrita utiliza uma linguagem de entrada que permite especificar as subcélulas que compõem um circuito e a configuração de suas interligações. A ferramenta está dividida em três fases:regularidades...

Ambiente de apoio ao projeto de circuitos integrados baseado no world wide web; A world wide web based integrated circuits design environment

Indrusiak, Leandro Soares
Fonte: Universidade Federal do Rio Grande do Sul Publicador: Universidade Federal do Rio Grande do Sul
Tipo: Dissertação Formato: application/pdf
POR
Relevância na Pesquisa
66.81%
Atualmente, o use de ferramentas de apoio ao projeto de circuitos integrados é indispensável, devido a complexidade desses circuitos que aumenta incessantemente. O presente trabalho discute um modelo para integração de ferramentas em um ambiente único - formando um framework - com o objetivo de acelerar o processo de concepção dos circuitos através da automatização de tarefas, livrando o projetista de tarefas como a administração de recursos distribuídos, o armazenamento de arquivos e assim por diante. 0 framework proposto é baseado em um ambiente amplamente conhecido: o World Wide Web. Ao utilizar o World Wide Web como base para o ambiente de integração de ferramentas, muito trabalho é poupado, uma vez que grande parte da interface gráfica e do controle de rede do framework já esta implementada. A facilidade de acesso ao WWW também é uma grande vantagem, no caso de uma equipe de projeto distribuída. A integração das ferramentas segue dois modelos. O primeiro é utilizado em ferramentas de maior interação com o usuário. Nesse caso, a ferramenta deve ser re-escrita para ser integrada ao ambiente na forma de applets - programas escritos com a linguagem Java que podem ser anexados a documentos WWW. O segundo modelo é utilizado em ferramentas com pouca ou nenhuma interação com o usuário. Essas ferramentas são integradas através de entradas e saídas de dados. Usando applets Java...

Flujo de Diseño de Circuitos Integrados Digitales Aplicado al Desarrollo de un Controlador USB 2.0

Díaz Pérez, Daniel Alfonso
Fonte: Universidad de Chile; CyberDocs Publicador: Universidad de Chile; CyberDocs
Tipo: Tesis
ES
Relevância na Pesquisa
66.83%
El presente trabajo de título tiene como objetivo principal la exposición del flujo de procesos involucrado en el diseño de un circuito integrado digital. Como consecuencia de ésto, se espera poder demostrar y motivar a explorar esta área en Chile, partiendo por el entorno más cercano: el Departamento de Ingeniería Eléctrica de la Facultad de Ciencias Físicas y Matemáticas de la Universidad de Chile. Para conseguir este objetivo, se diseña un controlador USB 2.0 desde la asimilación de su protocolo para el modelamiento de una solución, hasta el esquemático de la disposición física del circuito resultante. El flujo de diseño consiste principalmente en: a partir de una idea, generada por una necesidad del mercado o bien por una razón académica, determinar sus especificaciones eléctricas y dividir sus funcionalidades; caracterizar el circuito utilizando un lenguaje de descripción de hardware, para esta memoria, Verilog HDL; traducir la descripción del circuito a una lista de compuertas lógicas reales interconectadas; y finalmente, utilizando la representación física de cada compuerta y conexiones, producir un plano físico del circuito. El desarrollo del controlador es guiado y facilitado por las herramientas de diseño de Synopsys®. El resultado final es un informe que reúne los principales conceptos comprometidos en cada etapa del diseño...

Sincronización de Circuitos Integrados complejos CMOS

Linares Aranda,Mónico; González Díaz,Oscar; Salim Maza,Manuel
Fonte: Sociedad Mexicana de Ciencia y Tecnología de Superficies y Materiales A.C. Publicador: Sociedad Mexicana de Ciencia y Tecnología de Superficies y Materiales A.C.
Tipo: Artigo de Revista Científica Formato: text/html
Publicado em 01/06/2011 ES
Relevância na Pesquisa
66.8%
Debido a la tendencia de integrar diversos subsistemas electrónicos y mecánicos complejos en un solo circuito integrado, es necesario alternativas de temporización y sincronización eficientes en velocidad, consumo de potencia y área. En este artículo se propone el uso de osciladores de anillo interconectados y acoplados como redes de generación y distribución de señales de reloj, para la sincronización de sistemas integrados en un mismo chip. Se presentan resultados de simulación HSPICE de redes convencionales y no convencionales diseñadas utilizando parámetros típicos de dos procesos de fabricación de circuitos integrados CMOS pozo N Austria Micro Systems (AMS) 0.35 μm y Berkeley 0.13 μm. En base a resultados experimentales obtenidos de redes de distribución de reloj locales y globales fabricadas con el proceso CMOS de 0.35 μm de AMS, se demuestra que los anillos interconectados y acoplados representan una aproximación apropiada para sistemas integrados en un solo circuito de silicio debido a su buen desempeño, escalabilidad con la tecnología, bajo corrimiento al reloj, alta velocidad, tolerancia a fallas y robustez a variaciones del proceso de fabricación.